崗位職責
一、基礎模塊設計與開發
1. 根據項目需求,完成數字電路模塊的 RTL 代碼編寫(Verilog/SV),實現功能邏輯的硬件化映射,如 UART、SPI、GPIO 等基礎 IP 開發。
2. 參與模塊級仿真驗證,使用 VCS/Questa 搭建測試環境,編寫測試用例,提升功能覆蓋率至 95% 以上。
3. 協助完成邏輯綜合(DC/Genus)及時序分析(PrimeTime),優化面積與功耗指標。
二、全流程輔助與協同
1. 支持 FPGA 原型驗證,完成代碼移植與調試,配合測試團隊定位功能異常。
參與 DFT(可測性設計),協助插入掃描鏈、MBIST 結構,提升芯片可測試性。
編寫設計文檔(如 RTL 設計說明、仿真報告),維護版本控制(Git/SVN)。
三、技術學習與工具應用
1. 學習先進 EDA 工具鏈(如 Synopsys/Cadence),掌握腳本語言(Python/Tcl)實現流程自動化。
2. 參與跨團隊技術交流,理解模擬電路基礎(如時鐘樹、電源網絡)對數字設計的影響。
3. 跟蹤行業技術動態,參與內部培訓(如數字 IC 設計方法論、低功耗設計)。
任職要求
一、專業背景與經驗
1. 微電子、電子工程等相關專業,本科及以上學歷,碩士優先。
2. 熟悉數字電路基礎(如組合邏輯、時序邏輯、狀態機),具備 Verilog 編程能力。
3. 了解 ASIC 設計流程(RTL→GDSII),有 FPGA 開發經驗者優先。
二、技術能力
1. 掌握 Vivado/Quartus 等 FPGA 開發工具,能完成簡單模塊的綜合與布局布線。
2. 熟悉 ModelSim/VCS 仿真工具,可編寫基礎測試平臺。
3. 了解 Linux 系統操作,具備 Python/Tcl 腳本編寫基礎。
三、軟技能與素養
1. 具備快速學習能力,能在導師指導下獨立完成任務。
2. 良好的團隊協作意識,主動溝通設計進展與問題。
3. 對技術細節有較強敏感度,能細致分析代碼邏輯。