負責存儲器(NAND/DDR)顆粒直流測試機硬件研發與團隊管理,主導從原理方案到樣機驗證、量產導入的全過程,保證產品性能、可靠性與可制造性,提升公司在存儲測試領域的競爭力。
---
## 主要職責
1. **硬件架構設計與技術創新**
* 負責 DC Tester 硬件總體架構設計,涵蓋電源管理、信號接口及模塊化子系統(測試板、通訊板、電源模塊等)規劃與優化。
* 推動新技術應用(如低功耗設計、模塊化插拔方案),提升硬件性能、降低成本,構建技術壁壘。
2. **詳細方案與樣機開發**
* 根據系統概要方案,完成原理圖設計、器件選型與仿真(電源噪聲、信號完整性)。
* 協調 PCB 工程師實現多層板 Layout,聯動 FPGA/底軟工程師完成驅動接口開發,并開展單板功能與性能調試。
3. **驗證與量產可制造性**
* 建立硬件驗證體系,覆蓋 DC 參數測試、環境適應性及長期可靠性評估;編制驗證規范與報告。
* 優化設計以滿足 DFM 要求,聯合供應鏈制定成本控制策略,推動高效量產導入。
4. **團隊管理與跨部門協作**
* 組建并管理 3–5 人硬件研發團隊,制定培訓與績效考核方案,促進技術傳承。
* 與軟件、自動化、測試等部門緊密配合,實現軟硬件深度融合;參與行業標準制定,提升公司技術影響力。
---
## 任職資格
1. **教育背景**
* 電子工程、自動化、測控或相關專業本科及以上學歷,碩士優先。
2. **工作經驗**
* ≥5 年硬件系統設計經驗,≥2 年團隊管理或項目負責人經驗;有存儲器測試背景者優先。
3. **技術能力**
* 精通高速存儲器接口(DDR3/4/5、NAND)電路設計及驅動方案;
* 熟練使用硬件原理圖工具與電路仿真軟件(Cadnce、OrCAD、LTspice 等);
* 熟悉數字電路、電源管理、精密測量電路設計和信號完整性/電源完整性分析;
* 有多層 PCB Layout 及 DFM 優化經驗;
4. **管理與溝通**
* 良好的跨部門協調、需求分析及項目推動能力;
* 優秀的文檔編寫和表達能力,能撰寫方案和測試規范;
* 有成本意識和商業化思維,能在創新與成本之間取得平衡。